发布信息

一种基于DSP的三通道采集处理板的制作方法

作者:admin      2022-07-29 21:00:09     625



计算;推算;计数设备的制造及其应用技术一种基于dsp的三通道采集处理板技术领域1.本实用新型涉及采集处理板相关技术领域,具体为一种基于dsp的三通道采集处理板。背景技术:2.三通道采集处理板是一种具有三通道的中频信号采集处理板,板载高性能处理运算单元,对外提供1g网络接口,是可以满足实时信号处理,高速数据传输的中频处理板。3.但是现有的采集处理板扫描的速度较低,且不具有双通道测向功能,并且不具备spi接收机控制功能,因此,我们提出一种基于dsp的三通道采集处理板,以便于解决上述中提出的问题。技术实现要素:4.本实用新型的目的在于提供一种基于dsp的三通道采集处理板,以解决上述背景技术中提出的大多数采集处理板扫描的速度较低,且不具有双通道测向功能,并且不具备spi接收机控制功能的问题。5.为实现上述目的,本实用新型提供如下技术方案:一种基于dsp的三通道采集处理板,包括fpga芯片、adc芯片、dsp芯片、时钟、flash模块、ddr 模块、时钟分配模块、宽带电源模块、电气接口和开关,所述fpga芯片上连接有adc芯片、时钟分配模块、spi天线和天线控制io,所述fpga芯片与dsp 芯片相连接,且dsp芯片上连接有ddr模块、flash模块和以太网模块,所述 fpga芯片采用xc7k410t-2ffg900i,所述dsp芯片采用tms320c6678acypa。6.优选的,所述adc芯片设置有3片分别为adc1芯片、adc2芯片和adc3 芯片,且adc芯片与模拟if接口相连接,并且adc芯片采用ad9265bcpz-125,其中,采样率为125mps,分辨率为16bit。7.优选的,所述spi天线设置有3路,且spi天线的接口为1路3线接口。8.优选的,所述电气接口包括中频信号接口、外部时钟输入接口、电源接口、16路ttl扩展接口、1路spi控制接和1000m以太网接口,其中,中频信号接口为3路sma/50ω,外部时钟输入接口为2路sma/50ω,电源接口为普通dc电源座。9.优选的,所述开关包括上电/断电开关、fpga_prog_b按钮和ps上电复位、系统复位按钮。10.优选的,所述时钟分为系统时钟、用户时钟和ps时钟,其中:11.系统时钟由200mhzlvds振荡器提供时钟源,且该时钟源连接到xc7z030 的位于pl上的mrcc管脚,频率抖动为50ppm;12.用户时钟为可编程低抖动3.3vlvds差分振荡器,且连接到pl的mrcc管脚,上电默认时钟频率为156.250mhz,用户可通过i2c接口修改时钟频率,频率抖动为50ppm;13.ps时钟由1.8vlvcmos单端固定33.33333mhz振荡器提供,该时钟连接到 ps上的ps_clk管脚频率抖动为50ppm。14.与现有技术相比,本实用新型的有益效果是:该基于dsp的三通道采集处理板:15.1.具有单通道扫描功能,直接输出频谱输出,实现单个通道的快速扫描,扫描速度不低于50g/s;16.2.具有单次16位宽度iq数据输出功能,板卡的iq数据分别为16bit,单通道iq数据支持最大带宽为40m,最大点数4096点;17.3.具有双通道测向功能,具备双通道测向功能,同时实现天线控制,输出相位信息;18.4.具备spi接收机控制功能,板卡提供1路独立功能spi接口,可以实现对接收机的控制,3个通道合并一个接口;19.5.具备16路ttl扩展单路控制功能,板卡扩展16路控制接口,支持对天线控制以及开关的控制。附图说明20.图1为本实用新型系统示意图;21.图2为本实用新型模块布局示意图;22.图3为本实用新型电气接口分布示意图。23.图中:1、中频信号接口;2、外部时钟输入接口;3、电源接口;4、16 路ttl扩展接口;5、1路spi控制接;6、1000m以太网接口。具体实施方式24.下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例,基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。25.请参阅图1-3,本实用新型提供一种技术方案:一种基于dsp的三通道采集处理板,包括fpga芯片、adc芯片、dsp芯片、时钟、flash模块、ddr模块、时钟分配模块、宽带电源模块、电气接口和开关,fpga芯片上连接有adc 芯片、时钟分配模块、spi天线和天线控制io,fpga芯片与dsp芯片相连接,且dsp芯片上连接有ddr模块、flash模块和以太网模块,fpga芯片采用 xc7k410t-2ffg900i,dsp芯片采用tms320c6678acypa。26.更进一步的,adc芯片设置有3片分别为adc1芯片、adc2芯片和adc3 芯片,且adc芯片与模拟if接口相连接,并且adc芯片采用ad9265bcpz-125,其中,采样率为125mps,分辨率为16bit。27.更进一步的,spi天线设置有3路,且spi天线的接口为1路3线接口。28.更进一步的,电气接口包括中频信号接口1、外部时钟输入接口2、电源接口3、16路ttl扩展接口4、1路spi控制接5和1000m以太网接口6,其中,中频信号接口1为3路sma/50ω,外部时钟输入接口2为2路sma/50ω,电源接口3为普通dc电源座。29.更进一步的,开关包括上电/断电开关、fpga_prog_b按钮和ps上电复位、系统复位按钮。30.更进一步的,时钟分为系统时钟、用户时钟和ps时钟,其中:31.系统时钟由200mhzlvds振荡器提供时钟源,且该时钟源连接到xc7z030 的位于pl上的mrcc管脚,频率抖动为50ppm;32.用户时钟为可编程低抖动3.3vlvds差分振荡器,且连接到pl的mrcc管脚,上电默认时钟频率为156.250mhz,用户可通过i2c接口修改时钟频率,频率抖动为50ppm;33.ps时钟由1.8vlvcmos单端固定33.33333mhz振荡器提供,该时钟连接到 ps上的ps_clk管脚频率抖动为50ppm。34.尽管参照前述实施例对本实用新型进行了详细的说明,对于本领域的技术人员来说,其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换,凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。技术特征:1.一种基于dsp的三通道采集处理板,包括fpga芯片、adc芯片、dsp芯片、时钟、flash模块、ddr模块、时钟分配模块、宽带电源模块、电气接口和开关,其特征在于:所述fpga芯片上连接有adc芯片、时钟分配模块、spi天线和天线控制io,所述fpga芯片与dsp芯片相连接,且dsp芯片上连接有ddr模块、flash模块和以太网模块,所述fpga芯片采用xc7k410t-2ffg900i,所述dsp芯片采用tms320c6678acypa。2.根据权利要求1所述的一种基于dsp的三通道采集处理板,其特征在于:所述adc芯片设置有3片分别为adc1芯片、adc2芯片和adc3芯片,且adc芯片与模拟if接口相连接,并且adc芯片采用ad9265bcpz-125,其中,采样率为125mps,分辨率为16bit。3.根据权利要求1所述的一种基于dsp的三通道采集处理板,其特征在于:所述spi天线设置有3路,且spi天线的接口为1路3线接口。4.根据权利要求1所述的一种基于dsp的三通道采集处理板,其特征在于:所述电气接口包括中频信号接口(1)、外部时钟输入接口(2)、电源接口(3)、16路ttl扩展接口(4)、1路spi控制接(5)和1000m以太网接口(6),其中,中频信号接口(1)为3路sma/50ω,外部时钟输入接口(2)为2路sma/50ω,电源接口(3)为普通dc电源座。5.根据权利要求1所述的一种基于dsp的三通道采集处理板,其特征在于:所述开关包括上电/断电开关、fpga_prog_b按钮和ps上电复位、系统复位按钮。6.根据权利要求1所述的一种基于dsp的三通道采集处理板,其特征在于:所述时钟分为系统时钟、用户时钟和ps时钟,其中:系统时钟由200mhzlvds振荡器提供时钟源,且该时钟源连接到xc7z030的位于pl上的mrcc管脚,频率抖动为50ppm;用户时钟为可编程低抖动3.3vlvds差分振荡器,且连接到pl的mrcc管脚,上电默认时钟频率为156.250mhz,用户可通过i2c接口修改时钟频率,频率抖动为50ppm;ps时钟由1.8vlvcmos单端固定33.33333mhz振荡器提供,该时钟连接到ps上的ps_clk管脚频率抖动为50ppm。技术总结本实用新型公开了一种基于DSP的三通道采集处理板,包括FPGA芯片、ADC芯片、DSP芯片、时钟、FLASH模块、DDR模块、时钟分配模块、宽带电源模块、电气接口和开关。该基于DSP的三通道采集处理板,具有单通道扫描功能,直接输出频谱输出,实现单个通道的快速扫描,扫描速度不低于50G/S;具有单次16位宽度IQ数据输出功能,板卡的IQ数据分别为16BIT,单通道IQ数据支持最大带宽为40M,最大点数4096点;具有双通道测向功能,具备双通道测向功能,同时实现天线控制,输出相位信息;具备SPI接收机控制功能,板卡提供1路独立功能SPI接口,可以实现对接收机的控制,3个通道合并一个接口;具备16路TTL扩展单路控制功能,板卡扩展16路控制接口,支持对天线控制以及开关的控制。线控制以及开关的控制。线控制以及开关的控制。技术研发人员:程云柯 盖武 陈予诺受保护的技术使用者:成都瑞耐博科技有限公司技术研发日:2021.11.15技术公布日:2022/7/28









图片声明:本站部分配图来自人工智能系统AI生成,觅知网授权图片,PxHere摄影无版权图库。本站只作为美观性配图使用,无任何非法侵犯第三方意图,一切解释权归图片著作权方,本站不承担任何责任。如有恶意碰瓷者,必当奉陪到底严惩不贷!




内容声明:本文中引用的各种信息及资料(包括但不限于文字、数据、图表及超链接等)均来源于该信息及资料的相关主体(包括但不限于公司、媒体、协会等机构)的官方网站或公开发表的信息。部分内容参考包括:(百度百科,百度知道,头条百科,中国民法典,刑法,牛津词典,新华词典,汉语词典,国家院校,科普平台)等数据,内容仅供参考使用,不准确地方联系删除处理!本站为非盈利性质站点,发布内容不收取任何费用也不接任何广告!




免责声明:我们致力于保护作者版权,注重分享,被刊用文章因无法核实真实出处,未能及时与作者取得联系,或有版权异议的,请联系管理员,我们会立即处理,本文部分文字与图片资源来自于网络,部分文章是来自自研大数据AI进行生成,内容摘自(百度百科,百度知道,头条百科,中国民法典,刑法,牛津词典,新华词典,汉语词典,国家院校,科普平台)等数据,内容仅供学习参考,不准确地方联系删除处理!的,若有来源标注错误或侵犯了您的合法权益,请立即通知我们,情况属实,我们会第一时间予以删除,并同时向您表示歉意,谢谢!

相关内容 查看全部